מבנה מחשבים

מיני-פרויקט 2

<u>מאריך הגשה</u>: 12/05/22 בשעה 23:55

שאלה מעשית: תמיכה בפקודות נוספות בSingle Cycle MIPS.

לתרגיל הבית צורף קובץ בשם single\_cycle\_mips.circ. קובץ זה מכיל מימוש logisim של המעבד אשר נלמד בכיתה במהלך תרגול 7.

,controla אינויים ביחידות שינויים בפקודות נוספות על ידי שינויים ביחידות המסלולי הנתונים או הבאים עליכם להוסיף למעבד תמיכה בפקודות נוספות או ברכיבי הזכרון. ALU. אין צורך לבצע שינויים בקובץ הרגיסטרים, ב

עבור כל סעיף אתם נדרשים לממש את הפתרון על גבי המעבד הנתון ולהגיש אותו כקובץ בשם עבור כל סעיף אתם נדרשים לממש את הפתרון על גבי המעבד הנתון ולהגיש אותו כקובץ בשם single\_cycle\_mips\_<index קובץ בשם single\_cycle\_mips\_3.circ.

בנוסף, עבור כל סעיף, הוסיפו תיאור קצר של השינויים שביצעתם וכל מידע נוסף הנדרש לגבי קידוד הפקודה בסעיפים בהם ניתן חופש קידוד (למשל אם נדרש funct מסוים). את התיאור יש להוסיף לקובץ הPDF המכיל את התשובות התיאורטיות.

מותר להשתמש בכלל הרכיבים הניתנים בLogisim, עם כל מספר של כניסות או רוחב אותות.

.splitter שימושיים במיוחד הם הsplitter שימושיים במיוחד הם הsplitter והsplitter והsplitter .mux

עבור סעיפים 1-6, השתמשו בקוד ומבנה הinstruction האמיתיים של כל פקודה.

תוכלו למצוא אותם ב Instruction Set Reference המצורף לתרגיל או בדף הסיכום של אוניברסיטת קורנל:

https://www.cs.cornell.edu/courses/cs3410/2017sp/resources/3410\_MIPS.pdf

עבור סעיף 7 אתם מוזמנים להשתמש בכל opcode או קידוד פקודה פנוי.

## ממשו תמיכה בפקודות הבאות:

- addi (1
- j (jump) (2
  - jr (3
  - bne (4
  - sll (5

שימו לב לקידוד המיוחד של פקודת sll. בפרט, שימו לב להבדל ברגיסטר ממנו נלקח המספר המוסת.

ori (6

שימו לב כי בפקודות מסוג זה נעשה שימוש בero extension ולא בפקודות מסוג זה נעשה שימוש

: המוגדרת באופן הבא jnezr (7

jnezr \$s0, \$s1

if (\$s1 != 0) ? PC =\$s0 : PC = PC+4 : ופירושה

את נכונות הפתרון שלכם תוכלו לבדוק על ידי קידוד ישיר של קוד המכונה המתאים לinstruction set).

לחלופין, (עבור סעיפים 1-6) תוכלו לממש קטע קוד assembly המשתמש בפקודות ולהמירו לקוד מכונה ע״י שימוש בMARS או SPIM :

http://courses.missouristate.edu/KenVollmar/mars/index.htm

http://spimsimulator.sourceforge.net

שני הסימולטורים יציגו לכם את הקידוד ההקסדצימלי של כל שורת קוד, אותו תוכלו לטעון ידנית לinstruction memory.

על מנת לערוך את זכרון הפקודות יעמדו לרשותכם שתי אפשרויות:

- עריכה ישירה על ידי פתיחת הinstruction memory, לחיצה ימנית על רכיב הזכרון ובחירת (1 'edit contents'
- טעינה של תמונת זכרון על ידי פתיחת הinstruction memory, לחיצה ימנית על רכיב הזכרון ובחירת (2 'load image'.

באופן דומה ניתן לערוך גם את קובץ הזכרון.

לנוחיותכם, לתרגיל צורפו זוג קבצים (example\_data.mem ו example\_instructions.mem) המכילים (data.mem ו example\_instructions.mem) המכילים תמונת זכרון של סט הפקודות הבא:

lw \$s1, 0(\$zero) lw \$s2, 4(\$zero) add \$s0, \$zero, \$zero loop: add \$s0, \$s0, \$s1 slt \$t0, \$s2, \$s0 beq \$t0, \$zero, loop sw \$s0, 8(\$zero)

וכן ערכי זכרון התחלתיים.

:שימו לב

- OFFSET מניח מימוש של פקודות איס אר לבן איס אר איס אר איס אר ביחס של פקודות מקידוד מניח מניח מניח מניח מניח אר שהוא שהוא שהוא נותן. MARS משתמש בקידוד הנלמד בכיתה.
- 2) עקב הגבלות של Logisim, הן זכרון הפקודות והן זכרון המידע ממומשים בעזרת כתובות של 24 ביט. רכיבי הזכרון כפי שהם נתונים לכם יקחו רק את 24 הESB של כל כתובת. בנוסף, כאשר אתם ממלאים את הפקודות בזכרון, יש למלא אותן בכל כניסה רביעית. ראו לדוגמא את הקבצים המצורפים.

## © בהצלחה! ₪